• Небольшое, комплексное JTAG-программирование
• Решение для отладки ПЛИС Xilinx
• Совместимо со всеми инструментами Xilinx
• Совместимо с IEEE 1149.7-2009 Class T0 - Class T4 (включает 2 -Wire JTAG)
• Вывод GPIO позволяет отладить программное обеспечение для сброса процессорного ядра платформы Xilinx Zynq ™
• Один источник питания 3,3 В
• Отдельный Vref управляет сигналами напряжения JTAG, Vref может быть любым напряжением от 1,8 до 5 В
• Решение для программирования SPI (режимы 0 и 2 до 30 Мбит / с, режимы 1 и 3 до 2 Мбит / с)
• Модуль поверхностного монтажа малого форм-фактора может быть непосредственно загружен в целевые платы
• Аналогичная схема доступна в виде отдельного кабеля для программирования, JTAG-HS2